基于FPGA数据采集与共享的两种记录方式并存的电力系统录波器研制
Power System Recorder of Two Recording Ways Based FPGA Data Sample and Share

作者: 付国新 , 侍昌江 :国电南京自动化股份有限公司;

关键词: 暂态录波长过程录波FPGADSPPOWERPCNASRecorder for Transient Signal Recorder for Continuous Signal FPGA DSP POWERPC NAS

摘要:

两种录波方式并存的电力系统录波器综合了传统触发式录波和长过程录波两种记录方式,采用相互独立的记录系统。基于FPGA (Field Programmable Gate Array)数据采集与传输技术使得两个独立的录波系统共享交流采集回路。系统采用FPGA + DSP + POWERPC嵌入式硬件平台和VxWorks嵌入式实时操作系统。FPGA调硬件系统工作时序,负责高速的数据采集和通讯,提供高速双口RAMDSP负责数据运算及启动判断;POWERPC负责大容量高速数据存储。两种录波方式并存的电力系统录波器很好的满足了广东电网提出的故障录波技术规范。

The power system recorder with two recording ways integrates traditional trigger fault recorder for transient signal and recorder for continuous signal. The two recorder system is entirely independent; it shares sampling data by the sampling and transmitting based FPGA (Field Programmable Gate Array). Hardware system bases structure of FPGA + DSP + POWERPC. Software bases VxWorks. FPGA coordinates hardware system timing control and takes in charge of sampling and communication and provide dualport RAM. DSP takes in charge of calculation. POWERPC take in charge of store data. The power system recorder with two recording ways meets Guangdong Power technical specification.

 

文章引用: 付国新 , 侍昌江 (2012) 基于FPGA数据采集与共享的两种记录方式并存的电力系统录波器研制。 输配电工程与技术, 1, 21-26. doi: 10.12677/TDET.2012.12004

参考文献

[1] 黄忠阳, 李一泉等. S.00.05/Q102广东电网公司故障录波装置技术规范[S]. 广州: 广东电网公司, 1996.

[2] 任晓东. CPLD/FPGA高级应用开发指南[M]. 北京: 电子工业出版社, 2003.

[3] 段吉海, 黄智伟. 基于CPLD /FPGA的数字通信系统建模与设计[M]. 北京: 电子工业出版社, 2004.

[4] 黄智伟, 王彦, 陈琼等. FPGA系统设计与实践[M]. 北京: 电子工业出版社, 2005.

[5] 褚振勇. FPGA设计及应用[M]. 西安: 西安电子科技大学出版社, 2002.

[6] 罗杰. 一种基于双端口RAM的高速数据采集系统设计[J]. 电子学与计算机, 2001, 6: 52-54.

[7] 张雄伟, 曹铁勇. DSP芯片的原理与开发应用[M]. 北京: 电子工业出版社, 2002.

[8] 邱宇峰, 蒋宜国. DL/T 663-1999 220 kV~500 kV电力系统故障动态记录技术准则[S]. 北京: 中国电力出版社, 2006.

[9] 王梅义, 谢葆炎. DL/T 553-1994 220 kV~500 kV电力系统故障动态记录技术准则[S]. 北京: 中国电力出版社, 2006.

[10] 胡道徐, 李广华. IEC61850通信冗余实施方案[J]. 电力系统自动化, 2007, 31(8): 100-103.

[11] 牟晓勇, 黄益庄, 李志康等. 嵌入式双速暂态信号同步录波装置[J]. 电力系统自动化, 2003, 27(20): 92-94.

分享
Top